입력 신호 상세 - PLC-S HSC

 

채널

HSC -> CPU

설    명

CH1

CH2

X01

X08

카운터 값 큼 #1

"현재 값"(CH1:0H,1H  CH2:20H,21H) >

"일치 비교 설정 값 #1"(CH1:12H,13H  CH2:32H,33H) 일 때 ON

X02

X09

카운터 값 일치 #1

"현재 값""(CH1:0H,1H  CH2:20H,21H) =

"일치 비교 설정 값 #1"(CH1:12H,13H  CH2:32H,33H) 일 때 ON

"일치 신호 #1 리셋 요구"(Y00(Y08))에 의해서 OFF

X03

X0A

카운터 값 작음 #1

"현재 값""(CH1:0H,1H  CH2:20H,21H) <

"일치 비교 설정 값 #1"(CH1:12H,13H  CH2:32H,33H) 일 때 ON

X04

X0B

외부 프리셋 요구 검출

외부 입력 단자에서 프리셋 신호가 검출되었을 때 ON 되어 X04/X0B 의 신호가 래치됨.

"외부 프리셋 검출 리셋 요구"(Y05(Y0D))에 의해서 OFF

X05

X0C

카운터 값 큼 #2

"현재 값"(CH1:0H,1H  CH2:20H,21H) >

"일치 비교 설정 값 #2"(CH1:14H,15H  CH2:34H,35H) 일 때 ON

X06

X0D

카운터 값 일치 #2

"현재 값""(CH1:0H,1H  CH2:20H,21H) =

"일치 비교 설정 값 #2"(CH1:14H,15H  CH2:34H,35H) 일 때 ON

"일치 신호 #2 리셋 요구"(Y07(Y0F))에 의해서 OFF

X07

X0E

카운터 값 작음 #2

"현재 값"(CH1:0H,1H  CH2:20H,21H) <

"일치 비교 설정 값 #2"(CH1:14H,15H  CH2:34H,35H) 일 때 ON

X00

X0F

DPRAM ACK

DPRAM REQUEST에 대한 응답

DPRAM의 내용이 고속 카운터에 설정 되었을 때 ON

 

카운터 값 큼 #1, #2(X01,X0B, X05, X0C), 카운터 값 일치 #1, #2(X02, X09, X06, X0D), 카운터 값 작음 #1, #2(X03, X0A, X07, X0E) 비트는 현재 값과 일치 비교 설정 값 과 비교 하여 ON/OFF 됩니다.

일치 출력 허가 비트 Y02(CH1),Y0A(CH2)가 ON 되어 있어야 각 비트 출력이 됩니다.